XC7Z100-2FFG900I - ပေါင်းစည်းထားသော ဆားကစ်များ၊ ထည့်သွင်းထားသော၊ Chip ပေါ်ရှိ စနစ် (SoC)
ထုတ်ကုန်ဂုဏ်ရည်များ
အမျိုးအစား | ဖော်ပြချက် |
အမျိုးအစား | Integrated Circuits (ICs) |
Mfr | AMD |
စီးရီး | Zynq®-7000 |
အထုပ် | ဗန်း |
ထုတ်ကုန်အဆင့်အတန်း | လှုပ်လှုပ်ရှားရှား |
ဗိသုကာပညာ | MCU၊ FPGA |
Core ပရိုဆက်ဆာ | Dual ARM® Cortex®-A9 MPCore™ နှင့်အတူ CoreSight™ |
Flash အရွယ်အစား | - |
RAM အရွယ်အစား | 256KB |
ဆက်စပ်ပစ္စည်းများ | DMA |
ချိတ်ဆက်မှု | CANbus၊ EBI/EMI၊ Ethernet၊ I²C၊ MMC/SD/SDIO၊ SPI၊ UART/USART၊ USB OTG |
အရှိန် | 800MHz |
မူလဂုဏ်တော်များ | Kintex™-7 FPGA၊ 444K လော့ဂျစ်ဆဲလ်များ |
Operating အပူချိန် | -40°C ~ 100°C (TJ) |
အထုပ်/အခွံ | 900-BBGA၊ FCBGA |
ပေးသွင်းသူ ကိရိယာ ပက်ကေ့ချ် | 900-FCBGA (31x31) |
I/O အရေအတွက် | ၂၁၂ |
အခြေခံထုတ်ကုန်နံပါတ် | XC7Z100 |
စာရွက်စာတမ်းများနှင့် မီဒီယာ
အရင်းအမြစ်အမျိုးအစား | လင့်ခ် |
အချက်အလက်စာရွက်များ | XC7Z030,35,45,100 ဒေတာစာရွက် |
ထုတ်ကုန်သင်တန်း Modules | TI Power Management Solutions ဖြင့် Powering Series 7 Xilinx FPGAs |
ပတ်ဝန်းကျင်ဆိုင်ရာ အချက်အလက် | Xiliinx RoHS လက်မှတ် |
အထူးအသားပေး ထုတ်ကုန် | Programmable Zynq®-7000 SoC အားလုံး Xilinx Zynq® Z-7035/Z-7045/Z-7100 SoC ပါရှိသော TE0782 စီးရီး |
PCN ဒီဇိုင်း/သတ်မှတ်ချက် | များစွာသော Dev Material Chg 16/Dec/2019 |
PCN ထုပ်ပိုးမှု | စက်မျိုးစုံ ၂၆/ဇွန်/၂၀၁၇ |
Environmental & Export အမျိုးအစားများ
ရည်ညွှန်းသည်။ | ဖော်ပြချက် |
RoHS အခြေအနေ | ROHS3 နှင့် ကိုက်ညီသည်။ |
Moisture Sensitivity Level (MSL) | ၄ (၇၂ နာရီ)၊ |
လက်လှမ်းမီမှု အခြေအနေ | လက်လှမ်းမမီ |
ECCN | 3A991D |
HTSUS | ၈၅၄၂.၃၉.၀၀၀၁ |
SoC
အခြေခံ SoC ဗိသုကာ
ပုံမှန် system-on-chip တည်ဆောက်ပုံတွင် အောက်ပါ အစိတ်အပိုင်းများ ပါဝင်သည်-
- အနည်းဆုံး မိုက်ခရိုကွန်ထရိုလာ (MCU) သို့မဟုတ် မိုက်ခရိုပရိုဆက်ဆာ (MPU) သို့မဟုတ် ဒစ်ဂျစ်တယ်အချက်ပြပရိုဆက်ဆာ (DSP)၊ သို့သော် ပရိုဆက်ဆာ core အများအပြားရှိနိုင်သည်။
- မှတ်ဉာဏ်သည် RAM၊ ROM၊ EEPROM နှင့် flash memory တစ်ခု သို့မဟုတ် တစ်ခုထက်ပိုနိုင်သည်။
- အချိန်သွေးခုန်နှုန်း အချက်ပြမှုများကို ပံ့ပိုးပေးရန်အတွက် Oscillator နှင့် phase-locked loop circuitry။
- ကောင်တာများနှင့် အချိန်တိုင်းကိရိယာများ၊ ပါဝါထောက်ပံ့ရေးဆားကစ်များပါ၀င်သော အရံပစ္စည်းများ။
- USB၊ FireWire၊ Ethernet၊ universal asynchronous transceiver နှင့် serial peripheral interface စသည်တို့ကဲ့သို့သော ချိတ်ဆက်မှုဆိုင်ရာ စံနှုန်းအမျိုးမျိုးအတွက် အင်တာဖေ့စ်များ။
- ဒစ်ဂျစ်တယ်နှင့် analogue အချက်ပြမှုများအကြားပြောင်းလဲခြင်းအတွက် ADC/DAC။
- Voltage regulation circuits နှင့် voltage regulators များ။
SoC ၏ကန့်သတ်ချက်များ
လောလောဆယ်တွင်၊ SoC ဆက်သွယ်ရေးဗိသုကာများ၏ဒီဇိုင်းသည်အတော်လေးရင့်ကျက်သည်။ချစ်ပ်ကုမ္ပဏီအများစုသည် ၎င်းတို့၏ ချစ်ပ်ထုတ်လုပ်ရန်အတွက် SoC ဗိသုကာများကို အသုံးပြုကြသည်။သို့သော်၊ စီးပွားဖြစ်အပလီကေးရှင်းများသည် ညွှန်ကြားချက်တွဲဖက်တည်ရှိမှုနှင့် ကြိုတင်ခန့်မှန်းနိုင်မှုကို ဆက်လက်လုပ်ဆောင်နေသောကြောင့် Chip တွင် ပေါင်းစပ်ထားသော cores အရေအတွက်သည် ဆက်လက်တိုးလာမည်ဖြစ်ပြီး ဘတ်စ်ကားအခြေခံ SoC ဗိသုကာများသည် တိုးပွားလာသော ကွန်ပျူတာလိုအပ်ချက်များကို ဖြည့်ဆည်းရန် ပိုမိုခက်ခဲလာမည်ဖြစ်သည်။ဤအရာ၏အဓိကသရုပ်များဖြစ်ကြသည်။
1. ကျွမ်းကျင်ပိုင်နိုင်မှု အားနည်းခြင်း။soC စနစ်ဒီဇိုင်းသည် ဟာ့ဒ်ဝဲစနစ်ရှိ မော်ဂျူးများကို ခွဲခြားသတ်မှတ်ပေးသည့် စနစ်လိုအပ်ချက်ခွဲခြမ်းစိတ်ဖြာမှုဖြင့် စတင်သည်။စနစ်မှန်ကန်စွာအလုပ်လုပ်နိုင်စေရန်အတွက်၊ ချစ်ပ်ပေါ်ရှိ SoC ရှိ ရုပ်ပိုင်းဆိုင်ရာ module တစ်ခုစီ၏ အနေအထားကို အတော်လေး ပုံသေသတ်မှတ်ထားသည်။ရုပ်ပိုင်းဆိုင်ရာ ဒီဇိုင်းကို ပြီးမြောက်သည်နှင့် ပြုပြင်ပြောင်းလဲမှုများ ပြုလုပ်ရမည်ဖြစ်ပြီး၊ ထိရောက်စွာ ပြန်လည် ဒီဇိုင်းဆွဲသည့် လုပ်ငန်းစဉ် ဖြစ်လာနိုင်သည်။အခြားတစ်ဖက်တွင်၊ ဘတ်စ်ကားဗိသုကာလက်ရာပေါ်အခြေခံ၍ SoCs များသည် ဘတ်စ်ကားဗိသုကာ၏မွေးရာပါခုံသမာဓိဖြင့်ဆက်သွယ်မှုယန္တရားကြောင့် ၎င်းတို့အပေါ်တွင်တိုးချဲ့နိုင်သည့်ပရိုဆက်ဆာ core အရေအတွက်တွင် အကန့်အသတ်ရှိနေသည်၊ ဆိုလိုသည်မှာ ပရိုဆက်ဆာ core တစ်စုံတည်းသာတစ်ချိန်တည်းတွင်ဆက်သွယ်နိုင်သည်။
2. သီးသန့်ယန္တရားတစ်ခုအပေါ်အခြေခံသည့် ဘတ်စ်ကားဗိသုကာတစ်ခုဖြင့်၊ SoC တစ်ခုရှိ လုပ်ဆောင်ချက်ဆိုင်ရာ module တစ်ခုစီသည် ဘတ်စ်ကားကို ထိန်းချုပ်ပြီးသည်နှင့် စနစ်အတွင်းရှိ အခြား module များနှင့်သာ ဆက်သွယ်နိုင်သည်။တစ်ခုလုံးအနေဖြင့်၊ မော်ဂျူးတစ်ခုသည် ဆက်သွယ်ရေးအတွက် ဘတ်စ်ကားခုံသမာဓိအခွင့်အရေးကို ရယူသောအခါ၊ စနစ်အတွင်းရှိ အခြား module များသည် ဘတ်စ်ကားအခမဲ့ဖြစ်သည်အထိ စောင့်ရပါမည်။
3. နာရီတစ်လုံးတည်းဖြင့် ထပ်တူပြုခြင်း ပြဿနာ။ဘတ်စ်ကားဖွဲ့စည်းပုံသည် ကမ္ဘာလုံးဆိုင်ရာ ထပ်တူပြုမှုလိုအပ်သော်လည်း၊ လုပ်ငန်းစဉ်အင်္ဂါရပ်အရွယ်အစားသည် သေးငယ်လာပြီး သေးငယ်လာသောအခါတွင်၊ လည်ပတ်မှုအကြိမ်ရေသည် လျင်မြန်စွာတိုးလာပြီး နောက်ပိုင်းတွင် 10GHz သို့ရောက်ရှိသွားကာ၊ ချိတ်ဆက်မှုနှောင့်နှေးခြင်းကြောင့် ဖြစ်ပေါ်လာသည့် အကျိုးသက်ရောက်မှုသည် ကမ္ဘာလုံးဆိုင်ရာနာရီသစ်ပင်ကို ဒီဇိုင်းဆွဲရန် မဖြစ်နိုင်လောက်အောင် ပြင်းထန်လိမ့်မည် နှင့် ကြီးမားသော နာရီကွန်ရက်ကြောင့် ၎င်း၏ ပါဝါသုံးစွဲမှုသည် ချစ်ပ်၏ စုစုပေါင်းပါဝါသုံးစွဲမှုအများစုကို သိမ်းပိုက်မည်ဖြစ်သည်။