order_bg

ထုတ်ကုန်များ

LCMXO2-256HC-4TG100C မူရင်းနှင့်အသစ် စတော့ရှယ်ယာ IC ပေးသွင်းသူ

အတိုချုံးဖော်ပြချက်-

ရှုပ်ထွေးသော Programmable Logic Device (CPLD) သည် LSI (Large Scale Integrated Circuit) Integrated Circuit အတွင်းရှိ အပလီကေးရှင်း-သီးသန့် ပေါင်းစည်းထားသော Circuit (ASIC) တစ်ခုဖြစ်သည်။၎င်းသည် ထိန်းချုပ်မှုပြင်းထန်သော ဒစ်ဂျစ်တယ်စနစ်ဒီဇိုင်းအတွက် သင့်လျော်ပြီး ၎င်း၏နှောင့်နှေးထိန်းချုပ်မှုသည် အဆင်ပြေသည်။CPLD သည် ပေါင်းစည်းထားသော ဆားကစ်များထဲတွင် အလျင်မြန်ဆုံး ကြီးထွားလာသော စက်ပစ္စည်းများထဲမှ တစ်ခုဖြစ်သည်။
CPLD ၏အစိတ်အပိုင်းများ
CPLD သည် ကြီးမားသောစကေးနှင့် ရှုပ်ထွေးသောဖွဲ့စည်းပုံပါရှိသော ရှုပ်ထွေးသော ပရိုဂရမ်မာဂျစ်ကိရိယာတစ်ခုဖြစ်ပြီး ကြီးမားသောပေါင်းစပ်ဆားကစ်များအကွာအဝေးတွင်ပါရှိသည်။

 


ထုတ်ကုန်အသေးစိတ်

ထုတ်ကုန်အမှတ်အသား

ထုတ်ကုန်ဂုဏ်ရည်များ

Pbfree ကုဒ် ဟုတ်ကဲ့
Rohs ကုဒ် ဟုတ်ကဲ့
အပိုင်း Life Cycle ကုဒ် လှုပ်လှုပ်ရှားရှား
Ihs ထုတ်လုပ်သူ လက်တင်စမစ်ကွန်ပြူတာကော်ပိုရေးရှင်း
အပိုင်း Package Code QFP
အထုပ်ဖော်ပြချက် LFQFP၊
ပင်နံပါတ် ၁၀၀
လိုက်နာမှုကုဒ်ကို ရောက်ပါ။ လိုက်လျောညီထွေ
ECCN ကုဒ် EAR99
HTS ကုဒ် 8542.39.00.01
Samacsys ထုတ်လုပ်သူ Lattice Semiconductor
အပိုဆောင်းအင်္ဂါရပ် 3.3 V အမည်ခံပေးဝေမှုတွင်လည်း လုပ်ဆောင်ပါသည်။
JESD-30 ကုဒ် S-PQFP-G100
JESD-609 ကုဒ် e3
အရှည် 14 မီလီမီတာ
Moisture Sensitivity အဆင့် 3
သီးသန့်ထည့်သွင်းမှုအရေအတွက်  
I/O လိုင်းအရေအတွက်  
ထည့်သွင်းမှုအရေအတွက် 55
Outputs အရေအတွက် 55
Terminals အရေအတွက် ၁၀၀
လည်ပတ်အပူချိန်-အမြင့်ဆုံး 85°C
လည်ပတ်အပူချိန်- Min  
အဖွဲ 0 သီးသန့်ထည့်သွင်းမှုများ၊ 0 I/O
Output Function ရောနှောပါ။
Package ကိုယ်ထည်ပစ္စည်း ပလပ်စတစ်/EPOXY
အထုပ်ကုဒ် LFQFP
Package Equivalence Code TQFP100၊.63SQ
Package Shape စတုရန်း
Package ပုံစံ FLATPACK၊ အသေးအဖွဲ ပရိုဖိုင်၊ ကောင်းကောင်း ပီတီ
ထုပ်ပိုးခြင်းနည်းလမ်း ဗန်း
Peak Reflow Temperature (Cel) ၂၆၀
စွမ်းအင်ထောက်ပံမှု 2.5/3.3 V
Programmable Logic အမျိုးအစား PLD မီးထိုးပါ။
မျိုးပွားမှုနှောင့်နှေးခြင်း။ 7.36 ns
အရည်အချင်း အဆင့်အတန်း အရည်အချင်းမပြည့်မီ
ထိုင်ခုံအမြင့်-မက်စ် 1.6 မီလီမီတာ
ထောက်ပံ့ရေးဗို့အား- Max 3.462 V
ထောက်ပံ့ရေးဗို့အား-Min 2.375 V
ထောက်ပံ့ရေးဗို့အား-Nom 2.5 V
Surface Mount ဟုတ်သည်။
အပူချိန်အဆင့် အခြား
Terminal ပြီးပါပြီ။ Matte Tin (Sn)
Terminal ပုံစံ GULL WING
Terminal Pitch 0.5 မီလီမီတာ
Terminal အနေအထား QUAD
Time@Peak Reflow Temperature-Max (များ) 30
အကျယ် 14 မီလီမီတာ

 

 

ထုတ်ကုန်မိတ်ဆက်

ရှုပ်ထွေးသော Programmable Logic Device (CPLD) သည် LSI (Large Scale Integrated Circuit) Integrated Circuit အတွင်းရှိ အပလီကေးရှင်း-သီးသန့် ပေါင်းစည်းထားသော Circuit (ASIC) တစ်ခုဖြစ်သည်။၎င်းသည် ထိန်းချုပ်မှုပြင်းထန်သော ဒစ်ဂျစ်တယ်စနစ်ဒီဇိုင်းအတွက် သင့်လျော်ပြီး ၎င်း၏နှောင့်နှေးထိန်းချုပ်မှုသည် အဆင်ပြေသည်။CPLD သည် ပေါင်းစည်းထားသော ဆားကစ်များထဲတွင် အလျင်မြန်ဆုံး ကြီးထွားလာသော စက်ပစ္စည်းများထဲမှ တစ်ခုဖြစ်သည်။

CPLD ၏အစိတ်အပိုင်းများ

CPLD သည် ကြီးမားသောအတိုင်းအတာနှင့် ရှုပ်ထွေးသောဖွဲ့စည်းပုံပါရှိသော ရှုပ်ထွေးသော ပရိုဂရမ်မာဂျစ်ကိရိယာတစ်ခုဖြစ်ပြီး၊ပေါင်းစပ်ပတ်လမ်းများ.

CPLD တွင် အဓိက အစိတ်အပိုင်းငါးခု ပါရှိသည်- ယုတ္တိရှိ အခင်းအကျင်း ပိတ်ဆို့ခြင်း၊ မက်ခရိုယူနစ်၊ ထုတ်ကုန်သက်တမ်းတိုးခြင်း၊ ပရိုဂရမ်ထုတ်နိုင်သော ကြိုးတပ် ခင်းကျင်းခြင်းနှင့် I/O ထိန်းချုပ်မှု ပိတ်ဆို့ခြင်း။

1. Logical Array Block (LAB)

ယုတ္တိတန်သော အခင်းအကျင်းတစ်ခုတွင် မက်ခရိုဆဲလ် 16 ခုပါရှိသော ခင်းကျင်းတစ်ခုပါရှိပြီး LABS အများအပြားကို ပရိုဂရမ်မာနိုင်သော အာရာခင်း (PIA) နှင့် ကမ္ဘာလုံးဆိုင်ရာ ဘတ်စ်ကားဖြင့် ချိတ်ဆက်ထားသည်။

2. Macro ယူနစ်

MAX7000 စီးရီးရှိ မက်ခရိုယူနစ်တွင် လုပ်ဆောင်နိုင်သော ဘလောက်သုံးခုပါဝင်သည်- ယုတ္တိအခင်းအကျင်းတစ်ခု၊ ထုတ်ကုန်ရွေးချယ်မှုမက်ထရစ်နှင့် ပရိုဂရမ်ထုတ်နိုင်သော မှတ်ပုံတင်တစ်ခုတို့ပါဝင်သည်။

3. ထုတ်ကုန်သက်တမ်းတိုးခြင်း။

မက်ခရိုဆဲလ်တစ်ခုစီ၏ ထုတ်ကုန်တစ်ခုစီ၏ သက်တမ်းတစ်ခုကို ယုတ္တိဗေဒအခင်းအကျင်းသို့ ပြောင်းပြန်ပြန်ပို့နိုင်သည်။

4. ပရိုဂရမ်သွင်းနိုင်သော ကြိုးတပ်ခင်းကျင်း PIA

LAB တစ်ခုစီသည် programmable wired array မှတဆင့် လိုအပ်သော logic ကို ပုံဖော်နိုင်သည်။ဤကမ္ဘာလုံးဆိုင်ရာဘတ်စ်ကားသည် စက်ရှိ မည်သည့်အချက်ပြအရင်းအမြစ်ကိုမဆို ၎င်း၏ဦးတည်ရာသို့ ချိတ်ဆက်နိုင်သည့် ပရိုဂရမ်ထုတ်နိုင်သောချန်နယ်တစ်ခုဖြစ်သည်။

5. I/O ထိန်းချုပ်မှုပိတ်ဆို့ခြင်း။

I/O ထိန်းချုပ်မှု ဘလောက်သည် I/O pin တစ်ခုစီကို အဝင်/အထွက်နှင့် နှစ်လမ်းညွန်လုပ်ဆောင်မှုများအတွက် တစ်ဦးချင်း configure လုပ်ခွင့်ပေးသည်။

CPLD နှင့် FPGA နှိုင်းယှဉ်

နှစ်မျိုးလုံးရှိပေမယ့်FPGAနှင့်CPLDပရိုဂရမ်ထုတ်နိုင်သော ASIC ကိရိယာများဖြစ်ကြပြီး CPLD နှင့် FPGA ၏ ဖွဲ့စည်းပုံ ကွဲပြားမှုကြောင့် ၎င်းတို့တွင် ၎င်းတို့၏ ကိုယ်ပိုင်ဝိသေသလက္ခဏာများ ရှိသည်-

1.CPLD သည် အမျိုးမျိုးသော အယ်လဂိုရီသမ်များနှင့် ပေါင်းစပ်ထားသော ယုတ္တိဗေဒကို ပြီးမြောက်ရန်အတွက် ပိုမိုသင့်လျော်ပြီး FP GA သည် ဆက်တိုက်ယုတ္တိဗေဒကို ပြီးမြောက်ရန်အတွက် ပိုမိုသင့်လျော်သည်။တစ်နည်းဆိုရသော် FPGA သည် flip-flop ကြွယ်ဝသောဖွဲ့စည်းပုံအတွက် ပိုသင့်လျော်သော်လည်း CPLD သည် flip-flop ကန့်သတ်ချက်နှင့် ထုတ်ကုန်အသုံးအနှုန်းကြွယ်ဝသောဖွဲ့စည်းပုံအတွက် ပိုမိုသင့်လျော်ပါသည်။

2.CPLD ၏ စဉ်ဆက်မပြတ်လမ်းကြောင်းလမ်းကြောင်းဖွဲ့စည်းပုံသည် ၎င်း၏အချိန်ဆွဲနှောင့်နှေးမှုကို တူညီပြီး ကြိုတင်မှန်းဆနိုင်သည်ဟု ဆုံးဖြတ်သည်၊ FPGA ၏ အပိုင်းပိုင်းခွဲထားသောလမ်းကြောင်းဖွဲ့စည်းပုံသည် ၎င်း၏နှောင့်နှေးမှုကို မှန်းလို့မရအောင် ဆုံးဖြတ်ပေးသည်။

3.FPGA သည် ပရိုဂရမ်ရေးဆွဲခြင်းတွင် CPLD ထက် ပိုမိုပြောင်းလွယ်ပြင်လွယ်ရှိသည်။CPLD ကို ပုံသေအတွင်းပိုင်းချိတ်ဆက်မှုပတ်လမ်းဖြင့် လော့ဂျစ်လုပ်ဆောင်ချက်ကို မွမ်းမံပြင်ဆင်ခြင်းဖြင့် ပရိုဂရမ်ပြုလုပ်ထားပြီး FPGA သည် အတွင်းပိုင်းချိတ်ဆက်မှု၏ဝါယာကြိုးများကို ပြောင်းလဲခြင်းဖြင့် ပရိုဂရမ်ပြုလုပ်ထားသည်။FP GA အား လော့ဂျစ်ဂိတ်တစ်ခုအောက်တွင် ပရိုဂရမ်ပြုလုပ်နိုင်ပြီး CPLD ကို လော့ဂျစ်ဘလောက်တစ်ခုအောက်တွင် ပရိုဂရမ်ပြုလုပ်ထားသည်။

4. FPGA ၏ပေါင်းစပ်မှုသည် CPLD ထက်ပိုမိုမြင့်မားပြီး၊ ၎င်းတွင်ပိုမိုရှုပ်ထွေးသောဝါယာကြိုးဖွဲ့စည်းပုံနှင့်ယုတ္တိဗေဒအကောင်အထည်ဖော်မှုရှိသည်။

5.CPLD သည် FPGA ထက် အသုံးပြုရ ပိုအဆင်ပြေသည်။E2PROM သို့မဟုတ် FASTFLASH နည်းပညာကို အသုံးပြု၍ CPLD ပရိုဂရမ်ရေးဆွဲခြင်း၊ ပြင်ပမှတ်ဉာဏ်ချစ်ပ်မရှိ၊ အသုံးပြုရလွယ်ကူသည်။သို့သော်လည်း FPGA ၏ ပရိုဂရမ်အချက်အလက်ကို ပြင်ပမှတ်ဉာဏ်တွင် သိမ်းဆည်းထားရန် လိုအပ်ပြီး အသုံးပြုမှုနည်းလမ်းမှာ ရှုပ်ထွေးပါသည်။

6. CPLDS သည် FPgas ထက်ပိုမိုမြန်ဆန်ပြီး အချိန်ခန့်မှန်းနိုင်မှု ပိုမိုမြင့်မားသည်။အဘယ်ကြောင့်ဆိုသော် FPGas သည် ဂိတ်အဆင့်ပရိုဂရမ်ရေးဆွဲခြင်းဖြစ်ပြီး CLBS အကြား ဖြန့်ဝေပေးသည့် အပြန်အလှန်ချိတ်ဆက်မှုများကို လက်ခံထားသောကြောင့်ဖြစ်ပြီး CPLDS သည် လော့ဂျစ်ဘလောက်အဆင့်ပရိုဂရမ်ရေးဆွဲခြင်းဖြစ်ပြီး ၎င်းတို့၏ လော့ဂျစ်ဘလောက်များကြား အပြန်အလှန်ချိတ်ဆက်မှုများကို စုစည်းထားသောကြောင့်ဖြစ်သည်။

7.ပရိုဂရမ်းမင်းနည်းလမ်းတွင်၊ CPLD သည် အဓိကအားဖြင့် E2PROM သို့မဟုတ် FLASH memory programming ကို အခြေခံထားပြီး ပရိုဂရမ်ရေးသားခြင်းကို အကြိမ်ရေ 10,000 ကြိမ်အထိ၊ အားသာချက်မှာ ပရိုဂရမ်းမင်းအချက်အလက်များကို စနစ်မှ ပါဝါပိတ်ခြင်းမရှိဘဲ ဆုံးရှုံးသွားခြင်းပင်ဖြစ်သည်။CPLD ကို အမျိုးအစား နှစ်မျိုး ခွဲခြားနိုင်သည်- ပရိုဂရမ်မာအပေါ် ပရိုဂရမ်ရေးသားခြင်းနှင့် စနစ်ပေါ်ရှိ ပရိုဂရမ်ရေးသားခြင်း။FPGA အများစုသည် SRAM ပရိုဂရမ်ကို အခြေခံ၍ စနစ်အား ပါဝါပိတ်သည့်အခါ ပရိုဂရမ်အချက်အလက် ပျောက်ဆုံးသွားကာ ၎င်းကို ပါဝါဖွင့်တိုင်း စက်ပြင်ပမှ SRAM သို့ ပြန်လည်ရေးသားရန် လိုအပ်သည်။၎င်း၏အားသာချက်မှာ board အဆင့်နှင့် စနစ်အဆင့်တွင် dynamic configuration ကိုရရှိစေရန်အတွက် ၎င်းကို အချိန်မရွေး ပရိုဂရမ်ပြုလုပ်နိုင်ပြီး အလုပ်တွင် လျှင်မြန်စွာ ပရိုဂရမ်ပြုလုပ်နိုင်ခြင်းကြောင့်ဖြစ်သည်။

8.CPLD လျှို့ဝှက်ထားမှုသည် ကောင်းမွန်သည်၊ FPGA လျှို့ဝှက်မှုသည် ညံ့ဖျင်းသည်။

9. ယေဘုယျအားဖြင့် CPLD ၏ ပါဝါသုံးစွဲမှုသည် FPGA ထက် ပိုကြီးပြီး ပေါင်းစည်းမှုဒီဂရီ မြင့်မားလေ၊ ပိုမိုသိသာလာလေဖြစ်သည်။


  • ယခင်-
  • နောက်တစ်ခု:

  • သင့်စာကို ဤနေရာတွင် ရေးပြီး ကျွန်ုပ်တို့ထံ ပေးပို့ပါ။