XC7Z015-2CLG485I – ပေါင်းစည်းထားသော ဆားကစ်များ (ICs)၊ ထည့်သွင်းထားသော၊ Chip ပေါ်ရှိ စနစ် (SoC)
ထုတ်ကုန်ဂုဏ်ရည်များ
အမျိုးအစား | ဖော်ပြချက် |
အမျိုးအစား | Integrated Circuits (ICs) |
Mfr | AMD |
စီးရီး | Zynq®-7000 |
အထုပ် | ဗန်း |
ထုတ်ကုန်အဆင့်အတန်း | လှုပ်လှုပ်ရှားရှား |
ဗိသုကာပညာ | MCU၊ FPGA |
Core ပရိုဆက်ဆာ | Dual ARM® Cortex®-A9 MPCore™ နှင့်အတူ CoreSight™ |
Flash အရွယ်အစား | - |
RAM အရွယ်အစား | 256KB |
ဆက်စပ်ပစ္စည်းများ | DMA |
ချိတ်ဆက်မှု | CANbus၊ EBI/EMI၊ Ethernet၊ I²C၊ MMC/SD/SDIO၊ SPI၊ UART/USART၊ USB OTG |
အရှိန် | 766MHz |
မူလဂုဏ်တော်များ | Artix™-7 FPGA၊ 74K လော့ဂျစ်ဆဲလ်များ |
Operating အပူချိန် | -40°C ~ 100°C (TJ) |
အထုပ်/အခွံ | 485-LFBGA၊ CSBGA |
ပေးသွင်းသူ ကိရိယာ ပက်ကေ့ချ် | 485-CSPBGA (19x19) |
I/O အရေအတွက် | ၁၃၀ |
အခြေခံထုတ်ကုန်နံပါတ် | XC7Z015 |
စာရွက်စာတမ်းများနှင့် မီဒီယာ
အရင်းအမြစ်အမျိုးအစား | လင့်ခ် |
အချက်အလက်စာရွက်များ | Zynq-7000 SoC Specification |
ပတ်ဝန်းကျင်ဆိုင်ရာ အချက်အလက် | Xiliinx RoHS လက်မှတ် |
အထူးအသားပေး ထုတ်ကုန် | Programmable Zynq®-7000 SoC အားလုံး |
EDA မော်ဒယ်များ | Ultra Librarian မှ XC7Z015-2CLG485I |
Environmental & Export အမျိုးအစားများ
ရည်ညွှန်းသည်။ | ဖော်ပြချက် |
RoHS အခြေအနေ | ROHS3 နှင့် ကိုက်ညီသည်။ |
Moisture Sensitivity Level (MSL) | ၃ (၁၆၈ နာရီ)၊ |
လက်လှမ်းမီမှု အခြေအနေ | လက်လှမ်းမမီ |
ECCN | 3A991A2 |
HTSUS | ၈၅၄၂.၃၉.၀၀၀၁ |
PL ပါဝါ-ပါဝါထောက်ပံ့မှု အဖွင့်/အပိတ် ဆက်တိုက်လုပ်ခြင်း။
PL အတွက် အကြံပြုထားသော ပါဝါဖွင့်သည့် အစီအစဉ်သည် အနည်းဆုံး လက်ရှိဆွဲငင်မှုရရှိစေရန်နှင့် I/Os များသည် ပါဝါဖွင့်ချိန်တွင် 3-ဟုဖော်ပြထားကြောင်း သေချာစေရန် VCCINT၊ VCCBRAM၊ VCCAUX နှင့် VCCO ဖြစ်သည်။အကြံပြုထားသော power-off sequence သည် power-on sequence ၏ ပြောင်းပြန်ဖြစ်သည်။VCCINT နှင့် VCCBRAM တွင် တူညီသောအကြံပြုထားသော ဗို့အားအဆင့်များရှိပါက နှစ်ခုလုံးကို တူညီသောထောက်ပံ့ရေးဖြင့် ပါဝါအသုံးပြုနိုင်ပြီး တစ်ပြိုင်နက် အရှိန်မြှင့်နိုင်ပါသည်။VCCAUX နှင့် VCCO တွင် အကြံပြုထားသော ဗို့အားအဆင့်များ တူညီပါက နှစ်ခုလုံးကို တူညီသော ထောက်ပံ့ရေးနှင့် ပြိုင်တူ အရှိန်မြှင့်နိုင်သည်။
HR I/O ဘဏ်များနှင့် ဖွဲ့စည်းမှုဘဏ် 0 ရှိ 3.3V VCCO ဗို့အားများအတွက်-
• VCCO နှင့် VCCAUX အကြား ဗို့အားကွာခြားချက်သည် စက်ပစ္စည်း၏ယုံကြည်စိတ်ချရမှုအဆင့်များကို ထိန်းသိမ်းရန်အတွက် ပါဝါဖွင့်/ပိတ်စက်ဝန်းတစ်ခုစီအတွက် TVCCO2VCCAUX ထက် ပိုကြာအောင် 2.625V ထက်မပိုစေရပါ။
• TVCCO2VCCAUX အချိန်အား ပါဝါဖွင့်ခြင်းနှင့် ပါဝါပိတ်သည့် ချဉ်းကပ်လမ်းများကြားရှိ မည်သည့်ရာခိုင်နှုန်းတွင်မဆို ခွဲဝေပေးနိုင်ပါသည်။
GTP Transceivers (XC7Z012S နှင့် XC7Z015 သာလျှင်)
GTP transceivers (XC7Z012S နှင့် XC7Z015 တို့အတွက်သာ) အနိမ့်ဆုံး လက်ရှိဆွဲခြင်းရရှိရန် အကြံပြုထားသော ပါဝါဖွင့်သည့် အစီအစဉ်သည် VCCINT၊ VMGTAVCC၊ VMGTAVTT သို့မဟုတ် VMGTAVCC၊ VCCINT၊ VMGTAVTT ဖြစ်သည်။VMGTAVCC နှင့် VCCINT နှစ်ခုလုံးကို တစ်ပြိုင်နက် အရှိန်မြှင့်နိုင်သည်။အကြံပြုထားသော power-off sequence သည် အနိမ့်ဆုံး လက်ရှိဆွဲအားရရှိစေရန် power-on sequence ၏ ပြောင်းပြန်ဖြစ်သည်။
ဤအကြံပြုထားသော sequences များနှင့် မကိုက်ညီပါက၊ VMGTAVTT မှ ထုတ်ယူထားသော လက်ရှိသည် power up နှင့် power down ကာလအတွင်း သတ်မှတ်ချက်များထက် ပိုမိုမြင့်မားနိုင်ပါသည်။
• VMGTAVTT သည် VMGTAVCC နှင့် VMGTAVTT – VMGTAVCC > 150 mV နှင့် VMGTAVCC < 0.7V မတိုင်မီ ပါဝါဖွင့်ထားသောအခါ၊ VMGTAVTT လက်ရှိဆွဲအားသည် VMGTAVCC တက်လာစဉ် transceiver တစ်ခုလျှင် 460 mA တိုးလာနိုင်သည်။လက်ရှိဆွဲခြင်း၏ကြာချိန်သည် 0.3 x TMGTAVCC (ချဉ်းကပ်လမ်းအချိန် GND မှ VMGTAVCC ၏ 90% အထိ) အထိရှိနိုင်သည်။ပါဝါချခြင်းအတွက် ပြောင်းပြန်သည် မှန်ပါသည်။
• VMGTAVTT သည် VCCINT နှင့် VMGTAVTT – VCCINT > 150 mV နှင့် VCCINT < 0.7V မတိုင်မီ ပါဝါဖွင့်ထားသောအခါ၊ VMGTAVTT လက်ရှိဆွဲအားသည် VCCINT တက်နေစဉ် transceiver တစ်ခုလျှင် 50 mA တိုးလာနိုင်သည်။လက်ရှိဆွဲခြင်း၏ကြာချိန်သည် 0.3 x TVCCINT အထိ ဖြစ်နိုင်သည် (ချဉ်းကပ်အချိန် GND မှ VCCINT 90% အထိ)။ပါဝါချခြင်းအတွက် ပြောင်းပြန်သည် မှန်ပါသည်။
မပြသထားသည့် ထောက်ပံ့ရေးပစ္စည်းများအတွက် အကြံပြုထားသော အပိုင်းမရှိပါ။